表題番号:2019C-173
日付:2020/03/31
研究課題準同型暗号ライブラリの高速化に向けたCPU/FPGA協調設計
研究者所属(当時) | 資格 | 氏名 | |
---|---|---|---|
(代表者) | 理工学術院 基幹理工学部 | 講師 | 川村 一志 |
- 研究成果概要
- 本研究では、準同型暗号ライブラリHElibを対象に3課題(1.準同型暗号ライブラリに含まれるボトルネック演算の特定、2.ボトルネック演算に対するハードウェアの設計、3.SW/HW間の効率的なデータ転送技術の確立)に取り組んだ。課題1の解決に向けてHElibに比較演算処理を実装し、乗算オペレータ中に含まれるBluestein FFT演算がボトルネック演算であることを確認した。次に、課題2に関連してパイプライン効率の高いFFTプロセッサを開発した。最後に、SW/HW間の効率的なデータ転送を可能にするI/Oハードウェア実現に向け、循環リストベースの優先度キューをハードウェア実装し、対ベースライン実装比で22.8倍の高速化を達成した。